• Переименование регистров (англ. register renaming) — метод ослабления взаимозависимостей команд, применяемый в процессорах с внеочередным исполнением команд...
    4 KB (277 words) - 21:54, 3 December 2021
  • процессорных регистров, суммарная «ёмкость» регистров общего назначения/данных для x86-процессоров (например, Intel 80386 и более новых) 8 регистров по 4 байта...
    11 KB (549 words) - 15:18, 6 May 2024
  • операций с плавающей точкой или других многоцикловых операций. Переименование регистров — это техника, позволяющая избежать ненужного последовательного...
    38 KB (2,444 words) - 08:15, 18 April 2023
  • затратами времени на этот поиск; сложностью схемы переименования регистров и затратами времени на переименование; обработкой инструкций ветвления. Возможность...
    25 KB (1,239 words) - 20:40, 8 December 2023
  • использовании техники регистрового окна. В обычном процессоре имеется небольшое количество регистров, и программа может использовать любой регистр в любое время...
    35 KB (2,290 words) - 04:43, 3 July 2024
  • целочисленных 64-битных регистров общего назначения (RAX, RBX, RCX, RDX, RBP, RSI, RDI, RSP, R8 — R15); 8 80-битных регистров с плавающей точкой (ST0 —...
    20 KB (1,543 words) - 22:32, 4 May 2024
  • момент его вызова. В простейшем случае достаточно сохранить состояние всех регистров процессора в стек. Программное прерывание — синхронное прерывание, которое...
    14 KB (900 words) - 10:10, 22 March 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    17 KB (951 words) - 15:45, 16 May 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    12 KB (655 words) - 11:26, 23 April 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    7 KB (379 words) - 09:32, 22 June 2024
  • основе идей Джона Кока о RISC-архитектуре. Далее она была продолжена 16-регистровым дизайном IBM RT-PC в 1980-х годах, который в дальнейшем развился в архитектуру...
    12 KB (817 words) - 22:54, 2 January 2024
  • четыре входа и вход синхронизации (clock). Выход блока только один — регистровая или нерегистровая выходная таблица истинности. Поскольку сигналы синхронизации...
    17 KB (1,054 words) - 15:48, 16 May 2024
  • сегмента (содержимого сегментного регистра) и смещения (константа, регистр, сумма регистра с константой или сумма двух регистров с константой); это записывается...
    111 KB (8,238 words) - 04:56, 28 May 2024
  • для платформ 68000 и MIPS. Регистры FPU организованы не в виде массива, как в некоторых других архитектурах, а как регистровый стек. Таким образом, FPU...
    27 KB (1,826 words) - 00:32, 4 March 2024
  • индексного и относительного адресов, хранящихся в индексном регистре. Количество индексных регистров в ЦПУ может достигать нескольких десятков. Их быстродействие...
    4 KB (199 words) - 16:28, 19 April 2022
  • автоматически сохраняет значение флага регистров в TSS (task state segment), при активизации новой задачи процессор загружает регистр флагов из TSS новой задачи....
    23 KB (1,416 words) - 07:35, 9 May 2020
  • микроконтроллеров используется статическая память для ОЗУ и внутренних регистров. Это даёт контроллеру возможность работать на меньших частотах и даже...
    24 KB (1,409 words) - 14:20, 14 July 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    10 KB (604 words) - 09:47, 9 July 2023
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    5 KB (298 words) - 08:35, 17 June 2024
  • только к строго определённому набору регистров. В ARM state разработчику постоянно доступны 17 регистров: 13 регистров общего назначения (r0..r12). Stack...
    99 KB (5,472 words) - 15:36, 16 May 2024
  • бита); арифметические действия кодируются в одной команде; небольшое число регистров, каждый из которых выполняет строго определённую функцию. Методика построения...
    4 KB (246 words) - 10:55, 4 March 2024
  • Следствием длинных инструкций является необходимость иметь много архитектурных регистров, т.к. требуется хранить большое количество промежуточных результатов вычислений...
    14 KB (830 words) - 11:09, 18 September 2022
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    23 KB (1,553 words) - 06:26, 20 February 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    4 KB (213 words) - 16:46, 8 June 2022
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    26 KB (1,622 words) - 11:43, 22 June 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    13 KB (726 words) - 11:07, 25 March 2023
  • устройство, блок управления и синхронизации, запоминающее устройство, регистры, шины передачи данных и команд. Некоторые авторы относят к микропроцессорам...
    12 KB (741 words) - 22:49, 26 March 2024
  • сигналов в режиме реального времени. Как правило, нейропроцессор содержит регистры, блоки памяти магазинного типа, коммутатор и вычислительное устройство...
    40 KB (2,292 words) - 16:04, 12 June 2024
  • Конвейер Конвейер Внеочередное исполнение Переименование регистров Спекулятивное исполнение Предсказатель переходов Предвыборка кода Уровни Бит Инструкций...
    8 KB (509 words) - 04:28, 17 June 2024
  • в виде «жесткой логики» — комбинационных логических схем, триггеров, регистров, дешифраторов. В 1951 году М. В. Уилксом было предложено проектировать...
    14 KB (854 words) - 10:11, 19 March 2023
  • времени доступа к оперативной памяти (ОЗУ), которая медленнее, чем регистры (эти регистры и буфера ввода-вывода могут считаться кэшем нулевого уровня). Тактовая...
    34 KB (2,282 words) - 04:18, 28 January 2024